Serwisy partnerskie:
Close icon
Serwisy partnerskie

Firma IAR Systems ogłasza: jej środowisko Embedded Workbench for RISC-V wspiera rozszerzenie CoDense

Firma IAR Systems wdrożyła obsługę rozszerzenia CoDense dla procesora AndeStar V5 firmy Andes Technology w wersji 3.11 środowiska Embedded Workbench for RISC-V. Dzięki temu rozszerzeniu tworzony na procesor kod staje się po kompilacji bardziej zoptymalizowany. Pozwala to zaoszczędzić sporo miejsca w pamięci Flash procesora AndeStar V5. Przeznaczone dla tego procesora rozszerzenie dotyczy stosu instrukcji RISC-V.
Article Image

Rozszerzenie CoDense firmy Andes Technology zostało z sukcesem wytestowane w przeszło 10 miliardach układów SoC, w których są procesory AndeStar V3. Poza rozszerzeniem wersja 3.11 środowiska Embedded Workbench for RISC-V obsługuje również rozszerzenie "P" 0.9.11 i wielordzeniowe debugowanie typu SMP oraz AMP. Dzieje się to przy 2 narzędziach: IAR Build i IAR C-SPY Debug for Visual Studio Code, dzięki któremu można wykorzystać środowisko do pisania i sprawdzania kodu w edytorze Visual Studio Code (od Microsoft). Firma IAR Systems wspiera procesor AndeStar V5, oferując m.in. własny kompilator C/C++. Jak wyjaśnia dyrektor ds. technologii w firmie IAR Systems, Anders Holmberg:

"Dzięki bliskiej współpracy z firmą Andes Technology, zapewniliśmy wsparcie dla procesora AndeStar V5 (...) oraz jego rozszerzenia CoDense (...). Równowaga między rozmiarem kodu, a jego wydajnością stanowi dobitną sprawę dla zwrotu inwestycji w projekty i produkty. Dzięki obsłudze CoDense, dajemy użytkownikom możliwość przechylenia tej równowagi na własną korzyść."

Logo firmy IAR Systems
Logo firmy Andes Technology

Z kolei dyrektor ds. technologii w firmie Andes Technology, Charlie Hong-Men Su dodaje:

"Cieszymy się, że firma IAR Systems dostarcza ścisłe wsparcie dla procesorów AndeStar V5, w szczególności uwzględniając (...) rozszerzenie CoDense, które powiększa wydajność kodu i jest pożądane w aplikacjach wbudowanych oraz IoT. Z niecierpliwością czekamy na następne wsparcia takie jak w przypadku środowiska Embedded Workbench for RISC-V."

Więcej informacji pod adresami: link 1 i link 2 oraz na filmie pod zdjęciami.

Pan Anders Holmberg - dyrektor ds. technologii w firmie IAR Systems
Pan Charlie Hong-Men Su - dyrektor ds. technologii w firmie Andes Technology
Wideo
Firma: IAR Systems
Tematyka materiału: AndeStar V5, Andes Technology, IAR Embedded Workbench, IAR Systems, procesory, RISC-V
AUTOR
Źródło
iar.com
Udostępnij
Zobacz wszystkie quizy
Quiz weekendowy
Mikroprocesory (µP),
Mikrokontrolery (µC)
1/12 Architektura RISC w porównaniu do architektury CISC charakteryzuje się:
Oceń najnowsze wydanie EdW
Wypełnij ankietę i odbierz prezent
UK Logo
Elektronika dla Wszystkich
Zapisując się na nasz newsletter możesz otrzymać GRATIS
najnowsze e-wydanie magazynu "Elektronika dla Wszystkich"