Serwisy partnerskie:
Close icon
Serwisy partnerskie

Texas Instruments prezentuje TPS3760-Q1, układ nadzorujący wysokie napięcie z programowalnym czujnikiem i funkcją opóźnionego resetowania dla przemysłu motoryzacyjnego

TPS3760-Q1 to detektor napięcia wejściowego do 65 V, z prądem własnym pinu VDD wynoszącym typowo 1 μA, dokładnością wynoszącą 1% oraz szybkim czasem detekcji.
Article Image

Układ może być podłączony bezpośrednio do samochodowego systemu zasilania 12 V/ 24 V w celu ciągłego monitorowania nadmiernego (OV – Over Voltage) lub zbyt niskiego (UV – Under Voltage) napięcia. Dzięki wewnętrznemu dzielnikowi rezystancyjnemu detektor oferuje najmniejszy całkowity rozmiar rozwiązania. Dostępne są szerokie opcje napięcia histerezy, aby zignorować zimny start silnika spalinowego, sekwencję start-stop i różne przejściowe napięcia akumulatora samochodowego.

Wyprowadzenia układu TPS3760-Q1

Wbudowana histereza na pinie SENSE zapobiega fałszywym sygnałom resetowania podczas monitorowania szyny napięcia zasilającego. Oddzielne piny VDD i SENSE umożliwiają redundancję poszukiwaną przez systemy samochodowe o wysokiej niezawodności, a pin SENSE może monitorować wyższe i niższe napięcia niż na pinie VDD. Opcjonalnie możliwe jest zastosowanie zewnętrznych rezystorów dzięki zastosowaniu jako pin SENSE wejścia o wysokiej impedancji.

Typowy układ aplikacyjny układu TPS3760-Q1

Piny CTS i CTR umożliwiają regulację opóźnienia na zboczach narastających i opadających sygnałów RESET. Ponadto CTS działa jako „debouncer”, ignorując zakłócenia napięcia na monitorowanych szynach zasilania. Pin CTR działa jak ręczny reset (~MR – manual reset), którego można użyć do wymuszenia resetu systemu. Możemy wybrać układy z skonfigurowanym wyjściem RESET jako „Push-Pull” lub „Open-Drain”. Dodatkowo można wybrać między trybami „Active low” i „Active high”.

Nazewnictwo układów TPS3760-Q1 z skonfigurowanymi pinami wyjściowymi

TPS3760-Q1 jest dostępny w 14-pinowej obudowie SOT 23 (4,1×1,9 mm). Układ jest dopuszczony do działania w temperaturach otoczenia od -40°C do +125°C.

Schemat blokowy układu TPS3760-Q1

Parametry układu:

  • Kwalifikacja AEC-Q100 z następującymi parametrami:
  • Pierwszy stopień temperaturowy: temperatura otoczenia od -40°C do +125°C
  • Klasyfikacja odporności ESD HBM: klasa 2
  • Klasyfikacja odporności ESD CDM: klasa C7B
  • Układ zaprojektowany w taki sposób, aby zapewnić funkcjonalne bezpieczeństwo
  • Szeroki zakres napięcia zasilania: od 2,7 V do 65 V
  • Piny SENSE i RESET akceptują napięcie do 65 V
  • Niski prąd spoczynkowy: typowo 1 μA
  • Elastyczne i szerokie opcje progów napięcia:
  • Od 2,7 V do 36 V (maksymalna dokładność 1,5%)
  • Wbudowana histereza:
  • Opcje procentowe: od 2% do 13% (krok co 1%)
  • Opcje stałe: VTH < 8 V : 0,5 V, 1 V, 1,5 V, 2 V, 2,5 V
  • Programowalne opóźnienie czasu resetu:
  • 10 nF => 12,8 ms
  • 10 μF => 12,8 s
  • Programowalne opóźnienie czasu reakcji:
  • 10 nF => 1,28 ms
  • 10 μF => 1,28 s
  • Funkcja ręcznego resetowania (~MR)
  • Funkcja zatrzaskiwania wyjścia RESET
  • Topologia wyjścia: Open Drain lub Push-Pull

Przeznaczenie układu:

  • Jednostka sterująca telematyki
  • System połączeń alarmowych
  • Wzmacniacz akustyczny
  • Połączenie czujników i kamer
  • Moduł sterowania nadwoziem
DATA SHEET
Do pobrania
Download icon Nota aplikacyjna TPS3760-Q1
Firma:
Tematyka materiału: Texas Instruments, TPS3760-Q1
AUTOR
Źródło
www.ti.com
Udostępnij
Zobacz wszystkie quizy
Quiz weekendowy
Mikroprocesory (µP),
Mikrokontrolery (µC)
1/12 Architektura RISC w porównaniu do architektury CISC charakteryzuje się:
Oceń najnowsze wydanie EdW
Wypełnij ankietę i odbierz prezent
UK Logo
Elektronika dla Wszystkich
Zapisując się na nasz newsletter możesz otrzymać GRATIS
najnowsze e-wydanie magazynu "Elektronika dla Wszystkich"